本技术公开一种全芯片电源网络设计方法,包括:步骤一、功耗分析,分别计算出芯片在不同应用情况下的最大瞬态功耗和平均功耗;步骤二、电源网络参数的估算,对电源网络的参数进行估算,从而为电源网络提供参考设计;步骤三、电源网络的设计,包括确定电源网络的密度,电源IO的数量以及选择电源轨的风格;步骤四、进行网络格点的分析。通过对全芯片电源网络进行优化设计,进而确保了电压降和电迁移处于理想范围内的前提下,使电源网络所占的芯片面积最小,并且不会引起不限的拥塞,提高电源网络与芯片的适配度,进而使得全芯片电源网络面积比均匀分布法要小,大大提高芯片工作寿命。
背景技术
随着集成电路技术的不断发展,芯片的功耗也在不断增大,电源网络的优化设计对于芯片的性能和稳定性极为重要,电源网络作为芯片的核心部分之一,在保证芯片性能和稳定性的同时,也需要满足其高功耗的需求,因此,对全新品电源网络进行优化设计,能有效提高芯片的性能和稳定性,为其在应用领域的推广提供技术支持,进而需要对全芯片电源网络进行分析,找出存在的问题,对全芯片电源网络设计进行优化,提高稳定性和效率。
现有技术中电源网络中的电阻和电感会导致电流通过时产生压降,影响芯片各部分的供电电压。电源网络中的噪声也影响其他板块正常工作,难以评估其噪声情况。芯片功耗分析能力滞后,电源网络所占用的布局面积高,能耗分析能力滞后。
实现思路