本技术涉及一种图像传感器专用的LVDS驱动电路,具备摆率控制功能。该电路由三级电流驱动单元和延时单元组成,旨在分阶段接收输入电压,并进行处理。三级电流驱动单元负责接收输入电压信号,并通过摆率控制技术优化信号传输,确保图像数据的稳定传输和显示。延时单元则用于调整信号的时序,以匹配不同设备的同步需求。该技术的应用,提升了图像传感器在高速数据传输中的性能和可靠性。
背景技术
CMOS图像传感器随着CMOS工艺的发展逐渐成为目前主流的传感器类型,随着工艺特征尺寸的缩小以及日益增长的高性能成像需求,相同面积下可集成的像素越来越多,图像分辨率越来越高,需要处理的数据量也越来越大,电路工作速率飞速增长。
基于此现状,应用于图像传感器的高速接口电路研究便十分必要。LVDS(Low-Voltage Differential Signaling,低电压差分信号)技术采用极低的电压摆幅高速差动传输数据,通常使用约350mV的差分信号通过一对差分PCB走线或平衡电缆进行传输。其源端驱动器由一个恒流源(通常约为3.5mA,最大不超过4mA)驱动一对差分信号线组成,接收端的接收器本身为高直流输入阻抗,所以几乎全部的驱动电流都流经100Ω的终端匹配电阻,并在接收器输入端产生约350mV的电压。当源端驱动状态反转变化时,流经匹配电阻的电流方向改变,于是在接收端产生高低逻辑状态的变化。基于以上特性,LVDS传输模式具有高速传输能力、低功耗特性、较强的抗噪声能力、有效地抑制电磁干扰等特点。对于图像传感器的接口电路而言,其需要将经过列级ADC量化的并行的像素信息进行串化并通过一个高速驱动电路进行输出,因此LVDS传输模式是一种适宜的选择。
目前的典型的LVDS驱动电路为了满足标准所要求的较慢的摆率,通常选择使输入端的信号摆率减小,但其带来的效果有限,且一味地降低输入端的摆率,在工艺电压温度(Process Voltage Tempreture,PVT)发生波动的情况下容易造成输入端的信号建立不充分、输出端信号噪声增加等问题。
实现思路