本项创新技术涉及一种新型移位寄存器和存储器系统,该系统包含触发器组,具体为顺序连接的第一和第二触发器组,每个触发器组由一个或多个触发器构成。
背景技术
在存储芯片中,一次性可编程(OTP)器件被广泛用来存储冗余单元信息,测试信号信息,芯片配置信息等;移位寄存器则广泛应用于上电时OTP信息的传输和存储。移位寄存器通常是一种由触发器构成的时序逻辑电路,能够存储和传输数据。时钟信号每翻转一次,可实现存储信息整体移一位,从而增加一比特信息存入移位寄存器中。
然而,随着芯片容量的增加,OTP的容量也不断增加,移位寄存器的功耗也不断增加。
因此,如何优化移位寄存器,以减少移位寄存器的功耗,提高移位寄存器的性能,是亟待解决的问题。
实现思路